#### 0273359 - Arquitetura e Organização de Computadores 1



Memória Virtual

Luciano de Oliveira Neris

luciano@dc.ufscar.br

Adaptado de slides do prof. Marcio Merino Fernandes Figuras: David Patterson, John Hennessy Arquitetura e Organização de Computadores – 4Ed, Elsevier, 2014

Fonte: http://www.techspot.com/article/904-history-of-the-personal-computer-part-5

Departamento de Computação Universidade Federal de São Carlos





### Memória Virtual

- Memória Virtual: técnica na qual o disco é usado para "aumentar" o tamanho da memória principal do computador (RAM).
- Múltiplos processos são executados ao "mesmo tempo"
- Permitir o compartilhamento seguro e eficiente da memória entre múltiplos programas.
- Cada processo tem seu espaço de endereços (address space)
  - Conjunto de todos os endereços lógicos que um processo pode referenciar.

### Memória Virtual

- Normalmente, a soma de todos os espaços de endereços é bem maior que a memória disponível
- Porém, apenas uma pequena parte desses espaços está ativa em um dado momento (novamente, o princípio da localidade)
- Dessa forma, é viável implementar um sistema de memória virtual.
  - Devido ao custo elevado associado a um acesso ao disco (milhões de ciclos), é importante organizar esta parte da hierarquia de tal forma a minimizar a taxa de ausência de dados na memória principal.

## Compartilhamento

- Considere um computador com 1GB de RAM
- Considere dois processos A e B, cada um com espaço de endereços de 2GB.
- Ambos os processos podem ter parte do seu espaço de endereços na memória RAM
  - ex: 200 MB p/PA e 600 MB p/PB
- Quando um processo referenciar (acessar) um endereço que não está na RAM, este deve ser trazido do disco p/ a RAM, substituindo algum outra porção de endereços.

# Compartilhamento



Espaço de Endereços

Processo B

Espaço de Endereços



# Páginas de Memória (Paginação)

 Cada espaço de endereços é subdividido em páginas de memória (memory pages)



- O tamanho do espaço de endereços de um processo é um múltiplo do tamanha de uma página.
  - Linux: multiplo de 4KB
- O tamanho da página tem impacto no desempenho do sistema.

## Exemplo - 1 Processo

#### Processo A

| A.1  |
|------|
| A.2  |
| A.3  |
| A.4  |
| A.5  |
| A.6  |
| A.7  |
| A.8  |
| A.9  |
| A.10 |
| A.11 |
| A.12 |
| A.13 |
| A.14 |
| A.15 |
| A.16 |
|      |

- Um dado processo pode ter um espaço de endereços maior que a memória física.
- A memória virtual passa a ilusão de uma memória principal maior
  - ....c/ perda de desempenho

#### Memória Física

| A.1  |
|------|
| A.2  |
| A.10 |
| A.4  |
| A.5  |
| A.6  |
| A.12 |
| A.8  |



# Exemplo - Vários Processos

#### Processo A

| A.1 |  |
|-----|--|
| A.2 |  |
| A.3 |  |
| A.4 |  |

#### Processo B

| B.1 |  |
|-----|--|
| B.2 |  |
| B.3 |  |

#### Processo C

| C.1 |
|-----|
| C.2 |
| C.3 |
| C.4 |
| C.5 |
| C.6 |

#### Memória Física





# Exemplo - Vários Processos

#### Processo A

| A.1 |
|-----|
| A.2 |
| A.3 |
| A.4 |

#### Processo B

| B.1 |
|-----|
| B.2 |
| B.3 |

#### Processo C

| C.1 |
|-----|
| C.2 |
| C.3 |
| C.4 |
| C.5 |
| C.6 |

#### Memória Física

| A.1 |
|-----|
| B.1 |
| C.1 |
| A.3 |
| C.4 |
| C.6 |
| B.2 |
| B.3 |



## Proteção de Memória



- O mecanismo de memória virtual deve garantir a proteção de memória:
  - O processo A não pode ler/escreer no espaço de endereços (memória) do processo B
  - Isso é feito por meio do esquema de tradução de endereços.

#### Pergunta

- Já que não sabemos antecipadamente quais processos estarão na memória RAM ao mesmo tempo, como fazemos para proteger seus respectivos espaços?
  - ...no passado isso era feito manualmente pelos programadores!

#### Resposta

- Utilize um nível adicional de endereçamento, chamado de endereço virtual.
- Cada processo tem um espaço de endereços virtuais únicos, o qual é independente do endereço física real.
- Antes da execução de um processo, endereços virtuais são traduzidos em endereços reais (físicos).

- Vantagens:
  - O programa não se preocupa c/ endereços físicos
  - Um programa pode ser carregado em qualquer lugar da memória
- Quem faz essa tradução ?
  - Memory Management Unit (MMU)→ Módulo de Hardware na CPU
    - Também cuida da interface c/ a memória cache.

#### MMU

#### QED RM7000 MIPS MICROPROCESSOR



http://www.happytrees.org







endereço físico

- Pergunta: como é feita a tradução?
- Resposta: usando uma tabela de páginas (page table)

- Tabela de Páginas: Armazenada na memória principal
  - Lista contendo ponteiros para o endereço físico de páginas, indexada pelo endereço virtual.
  - Para agilizar o acesso, a CPU tem um registrador de tabela de páginas, apontado para o endereço da tabela na memória principal.
- Se a página virtual está presente na memória RAM:
  - Ponteiro aponta p/o endereço físico, além de alguns bits de status (refereciada, dirty, etc.)
- Se a página virtual não está presente na memória RAM:
  - □ Ponteiro aponta p/ um local no espaço de swap do disco

### Tradução Usando a Tabela de Páginas





- Cada processo tem sua própria tabela de páginas
  - O S.O. possui mecanismos para proteger essas tabelas.
- A tabela é armazenada na RAM, e apontada por um registrador especial
- O S.O. é responsável por atualizar a tabela, e fazer como que cada processo utilize a tabela correta.
- Cada tabela tem uma entrada (ponteiro) p/ cada página

- Tamanho da Tabela de Páginas:
  - Exemplo:
    - Endereços: 32-bits (total de endereços possíveis= 2³²)
    - Tamanho da página: 4KB (2<sup>12</sup> Bytes)
    - Número de páginas= 232 / 212 = 220 páginas
    - Tamanho da tabela de páginas =  $4 \times 2^{20} = 4 \text{ MB}$ Tamanho da tabela de páginas =  $4 \times 2^{20} = 4 \text{ MB}$ Tamanho normalmente

32bits (4 bytes) por endereço na tabela de páginas

 Existem esquemas eficientes p/ reduzir o tamanho da tabela.

# O que é um processo?

- Intuitivamente, um processo é um programa sendo executado
- Um definição mais precisa é que um processo é o estado de um programa em execução.
- O estado de um programa em execução é:
  - O valor registrador PC (program counter)
  - O valor dos registradores da CPU
  - A tabela de páginas
- O S.O. trabalha c/o estado de um programa da seguinte maneira:
  - salvando
  - restaurando

# Falta de Página (Page Faults)

- Quando o ponteiro p/ um endereço físico não existe na tabela ocorre a chamada falta de página (page fault)
- Nesses casos, o bit de validade é igual a 0, significando que a página deve ser trazida do disco p/ a memória RAM, substituindo uma outra página física.
- Esse processo é conhecido como "swap de memória".
- Sistemas com pouca memória RAM gastam muito tempo fazendo swap.

# Falta de Página (Page Faults)

- Apenas o endereço virtual não permite determinar onde a página desejada está armazenada no disco.
- Deve haver uma forma de rastrear a localização no disco de cada página no espaço de endereçamento virtual.
  - O sistema operacional usualmente cria um espaço (no disco) para todas as páginas de um processo quando este é criado. Este espaço é conhecido como espaço de swap.
  - Neste momento, ele também cria uma estrutura de dados para gravar onde cada página virtual está armazenada no disco. Esta estrutura de dados pode, inclusive, fazer parte em um sentido lógico - da própria tabela de páginas, já que ambas estruturas são indexadas pelo endereço de página virtual.

# Falta de Página (Page Faults)



### Desempenho: Memória Virtual x Cache

#### Exemplo

| Parameter         | L1 Cache     | Virtual Memory    |
|-------------------|--------------|-------------------|
| block (page) size | 16-128 bytes | 4096-65,536 bytes |
| Hit time          | 1-3 cycles   | 50-150 cycles     |
| Miss penalty      | 8-150 cycles | 1M-10M cycles     |
| Miss rate         | 0.1-10%      | 0.00001-0.001%    |

não encontrou a página na memória principal: falta de página (page fault)

### Acelerando a Tradução

- A tradução de endereços p/ acesso à memória pode exigir vários ciclos:
  - □ Pesquisar a tabela (table lookup) p/ obter o endereço físico
  - Ler os bytes na página física da memória
- A princípio, tabelas de páginas são armazenadas na memória principal, e não no cache (logo, o acesso não é tão rápido)
  - ...pode até ser que estejam no disco, devido ao swap!

### Acelerando a Tradução

- Porém, normalmente os endereços acessados pela CPU possuem localidade espacial.
- Assim, normalmente dois acessos consecutivos irão referenciar a mesma página física, ou seja, seria desnecessário pesquisar a tabela novamente.
- Idéia: Armazene em memóra cache dedicada os resultados de traduções recentes.
- Esse cache dedicado é chamado Translation Lookaside Buffer (TLB)





- □ TLB é uma memória cache
- Porém, diferente do cache de dados e instruções, não armazena cópias da memória principal, mas sim endereços virtuais e a tradução correspondente.
- A TLB possui informações sobre a qual processo uma dada entrada pertence.

- Política de substituição da TLB
- O que é um TLB miss?
  - Apenas um miss da tradução em si, ou uma falta de página?
  - Pode ser tratado por hardware ou software.
- TLB miss é muito mais frequente que falta de páginas
  - □ A TLB é pequena (6 a 512 entradas)
  - O número de páginas na memória é grande(ex: 2GB / 4KB > 500,000 pages)
- TLBs possuem várias configurações:
  - Pequena, totalmente associativa
  - Grande, baixa associatividade







- A situação ideal mostrada anteriorme depende de:
  - □ TLB hit
  - L1 cache hit
- Porém, outras situações podem ocorrer
  - □ TLB miss
  - Page fault
  - Cache miss
- Felizmente, esses casos são relativamente raros, caso contrário os sistemas seriam bem mais lentos do que estamos acostumados.

#### Possíveis Situações p/ Operação de Leitura



# Exemplo de um Sistema Real

#### Intrinsth FastMath

FIGURE 5.24 The TLB and cache implement the process of going from a virtual address to a data item in the **Intrinsity Fast MATH.** This figure shows the organization of the TLB and the data cache, assuming a 4 KB page size. This diagram focuses on a read; Figure 5.25 describes how to handle writes. Note that unlike Figure 5.9, the tag and data RAMs are split. By addressing the long but narrow data RAM with the cache index concatenated with the block offset, we select the desired word in the block without a 16:1 multiplexor. While the cache is direct mapped, the TLB is fully associative. Implementing a fully associative TLB requires that every TLB tag be compared against the virtual page number, since the entry of interest can be anywhere in the TLB. (See content addressable memories in the Elaboration on page 485.) If the valid bit of the matching entry is on, the access is a TLB hit, and bits from the physical page number together with bits from the page offset form the index that is used to access the cache. Copyright © 2009 Elsevier, Inc. All rights reserved.



## Exemplo de um Sistema Real

| Characteristic   | Intel Nehalem                                                          | AMD Opteron X4 (Barcelona)                               |
|------------------|------------------------------------------------------------------------|----------------------------------------------------------|
| Virtual address  | 48 bits                                                                | 48 bits                                                  |
| Physical address | 44 bits                                                                | 48 bits                                                  |
| Page size        | 4 KB, 2/4 MB                                                           | 4 KB, 2/4 MB                                             |
| TLB organization | 1 TLB for instructions and 1 TLB for data per core                     | 1 L1 TLB for instructions and 1 L1 TLB for data per core |
|                  | Both L1 TLBs are four-way set associative, LRU replacement             | Both L1 TLBs fully associative, LRU replacement          |
|                  | The L2 TLB is four-way set associative, LRU replacement                | 1 L2 TLB for instructions and 1 L2 TLB for data per core |
|                  | L1 I-TLB has 128 entries for small pages, 7 per thread for large pages | Both L2 TLBs are four-way set associative, round-robin   |
|                  | L1 D-TLB has 64 entries for small                                      | Both L1 TLBs have 48 entries                             |
|                  | pages, 32 for large pages                                              | Both L2 TLBs have 512 entries                            |
|                  | The L2 TLB has 512 entries                                             | TLB misses handled in hardware                           |
|                  | TLB misses handled in hardware                                         |                                                          |

FIGURE 5.38 Address translation and TLB hardware for the Intel Nehalem and AMD Opteron X4. The word size sets the maximum size of the virtual address, but a processor need not use all bits. Both processors provide support for large pages, which are used for things like the operating system or mapping a frame buffer. The large-page scheme avoids using a large number of entries to map a single object that is always present. Nehalem supports two hardware-supported threads per core (see Section 7.5 in Chapter 7). Copyright © 2009 Elsevier, Inc. All rights reserved.

#### Salvando e Restaurando o Estado da Máquina

| Register | CP0 register number | Description                           |
|----------|---------------------|---------------------------------------|
| EPC      | 14                  | Where to restart after exception      |
| Cause    | 13                  | Cause of exception                    |
| BadVAddr | 8                   | Address that caused exception         |
| Index    | 0                   | Location in TLB to be read or written |
| Random   | 1                   | Pseudorandom location in TLB          |
| EntryLo  | 2                   | Physical page address and flags       |
| EntryHi  | 10                  | Virtual page address                  |
| Context  | 4                   | Page table address and page number    |

**FIGURE 5.27 MIPS control registers.** These are considered to be in coprocessor 0, and hence are read using mfc0 and written using mtc0. Copyright © 2009 Elsevier, Inc. All rights reserved.

#### Salvando e Restaurando o Estado da Máquina

FIGURE 5.28 MIPS code to save and restore state on an exception. Copyright © 2009 Elsevier, Inc. All rights reserved.

| Save state                                                           |                              |                                                                                                             |                                                                                                                                                |
|----------------------------------------------------------------------|------------------------------|-------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------|
| Save GPR                                                             | addi<br>sw<br>sw<br><br>sw   | <pre>\$k1,\$sp, -XCPSIZE \$sp, XCT_SP(\$k1) \$v0, XCT_V0(\$k1) \$ra, XCT_RA(\$k1)</pre>                     | # save space on stack for state # save \$sp on stack # save \$v0 on stack # save \$v1, \$ai, \$si, \$ti,on stack # save \$ra on stack          |
| Save hi, lo                                                          | mfhi<br>mflo<br>sw<br>sw     | \$v0<br>\$v1<br>\$v0, XCT_HI(\$k1)<br>\$v1, XCT_LO(\$k1)                                                    | # copy Hi<br># copy Lo<br># save Hi value on stack<br># save Lo value on stack                                                                 |
| Save exception registers                                             | mfc0<br>sw<br><br>mfc0<br>sw | \$a0, \$cr<br>\$a0, XCT_CR(\$k1)<br>\$a3, \$sr<br>\$a3, XCT_SR(\$k1)                                        | # copy cause register<br># save \$cr value on stack<br># save \$v1,<br># copy status register<br># save \$sr on stack                          |
| Set sp                                                               | move                         | \$sp, \$k1                                                                                                  | # sp = sp - XCPSIZE                                                                                                                            |
| Enable nested exceptions                                             |                              |                                                                                                             |                                                                                                                                                |
|                                                                      | andi<br>mtc0                 | <pre>\$v0, \$a3, MASK1<br/>\$v0, \$sr</pre>                                                                 | # \$v0 = \$sr & MASK1, enable exceptions<br># \$sr = value that enables exceptions                                                             |
| Call C exception handler                                             |                              |                                                                                                             |                                                                                                                                                |
| Set \$gp                                                             | move                         | \$gp, GPINIT                                                                                                | # set \$gp to point to heap area                                                                                                               |
| Call C code                                                          | move<br>jal                  | <pre>\$a0, \$sp xcpt_deliver</pre>                                                                          | <pre># arg1 = pointer to exception stack # call C code to handle exception</pre>                                                               |
| Restoring state                                                      |                              |                                                                                                             |                                                                                                                                                |
| Restore most<br>GPR, hi, lo                                          | move<br>lw<br>iw             | <pre>\$at, \$sp<br/>\$ra, XCT_RA(\$at)<br/>\$a0, XCT_A0(\$k1)</pre>                                         | # temporary value of \$sp<br># restore \$ra from stack<br># restore \$t0 \$a1<br># restore \$a0 from stack                                     |
| Restore status<br>register                                           | lw<br>li<br>and<br>mtc0      | \$v0, XCT_SR(\$at)<br>\$v1, MASK2<br>\$v0, \$v0, \$v1<br>\$v0, \$sr                                         | # load old \$sr from stack<br># mask to disable exceptions<br># \$v0 = \$sr & MASK2, disable exceptions<br># set status register               |
| Exception return                                                     |                              |                                                                                                             |                                                                                                                                                |
| Restore \$sp<br>and rest of<br>GPR used as<br>temporary<br>registers | lw<br>lw<br>lw<br>lw         | \$sp, XCT_SP(\$at)<br>\$v0, XCT_V0(\$at)<br>\$v1, XCT_V1(\$at)<br>\$k1, XCT_EPC(\$at)<br>\$at, XCT_AT(\$at) | <pre># restore \$sp from stack # restore \$v0 from stack # restore \$v1 from stack # copy old \$epc from stack # restore \$at from stack</pre> |
| Restore ERC<br>and return                                            | mtc0<br>eret                 | \$k1, \$epc<br>\$ra                                                                                         | # restore \$epc # return to interrupted instruction                                                                                            |

## Virtualização

- Permitem isolamento e segurança
- Compartilham um computador entre vários usuários não relacionados entre si.
- Viabilizadas por meio do alto desempenho das máquinas atuais, o que tornou o overhead aceitável.
- Permimtem o uso de diferentes ISAs e Sistemas
   Operacionais em uma única máquina.
  - SVM (System Virtual Machines)
    - Virtual machine monitor ou hypervisor.
  - Virtual machines que rodam sob a supervisão do monitor são chamadas "guest VMs"

### Conclusão

- A hierarquia de memórias é um dos aspectos mais complexos, interessantes e desenvolvidos nos computadores modernos.
- Assim como a memória cache, a memória virtual é extremamente necessária para que se consiga o desempenho necessário.
- Vários outros aspectos relacionados com memória virtual são tratados em cursos sobre sistemas operacionais.